Перейти к основному содержанию
Мемориальная библиотека А.П. Ершова
Toggle navigation
Издания
Журналы
Новые поступления
Вы здесь
Главная
управляющий
Связанные издания:
A Control-Theoretic Approach to Flow Control
ActiveX изнутри
A Library of High Level Control Operators
A Superimposition Control Construct for Distributed Systems
Beyond Databases: An Asset Language for Conceptual Content Management
Chaines d additions et structures de controle
Control-Flow Analysis and Type Systems
Effective Flow Analysis for Avoiding Run-Time Checks
Fairness and the Axioms of Control Predicates
Fibrational control structures
Multiple Agent Hybrid Control Architecture
Reusable Control Modules in Modula-2
Specifying a Safety-Critical Control System in Z
Table-Driven Bottom Up Parser in Prolog
Techniques for Debugging Parallel Programs with Flowback Analysis
Алгоритмы поиска доминаторов в управляю ем графе
Анализ управляю их графов программ
К разработке моделей динамической внешней среды для испытаний заказных программных продуктов
Метод проектирования Internet-ориентированных информационно-управляю их систем на основе стандарта XML
Методы построения и верификации моделей системного программного обеспечения информационно-управляю их систем
Многопроцессорные управляющие вычислительные комплексы с перестраиваемой структурой
Организация структур управляю их многопроцессорных вычислительных систем
Параллельное программирование в среде управляющих пространств
Разме ение ActiveX на страницах Web
Реализация управляющих конструкций современных языков программирования на МВК "ЭЛЬБРУС"
Теоретико-категорные модели и методы проектирования больших информационо-управляю их систем
Теоретико-структурный подход к проектированию управляющих матричных больших интегральных схем
Управляю ая вычислительная техника и системы реального времени в Украине. Состояние, проблемы, перспективы
Управляющие пространства в параллельных вычислениях
Управляющие системы "Электроника НЦ": Практическое пособие в 8 книгах. Книга 4.
Функциональное тестирование управляю его оборудования RISC-микропроцессоров, применительно к архитектуре SPARC V9